10.3969/j.issn.1000-3886.2009.02.026
正交信号发生器的设计
介绍了基于FPGA的DSP开发技术,提出了一种设计正交信号发生器的方案.利用DSP Builder建立其数学模型,实现了模块化设计,使设计变得直观.在Simulink中进行仿真验证.通过Signal Compiler将模型转化成硬件描述语言,经过QuaausⅡ仿真正确后,下载到FPGA里.输出的正交信号能够灵活的凋频、调相、调幅,实现了全数字化设计.该方案简化了硬件设计的难度,对各个模块的参数进行简单设置就能完成复杂的电子系统设计.
DSP Builder、Simulink、QuartusⅡ、DDS、正交信号发生器
31
TH89
2009-09-02(万方平台首次上网日期,不代表论文的发表时间)
共2页
73-74