基于FPGA的MIPS单周期处理器的实现
在MIPS CPU设计原理的基础上,通过Verilog硬件描述语言编程、使用Xilinx FPGA开发板的调试和仿真工具Viva?do,实现基于FPGA的MIPS单周期处理器.最终下载到Nexys4-DDR平台上,通过ChipScope工具抓取运行过程中产生的波形进行验证.
MIPS;硬件描述语言;Vivado;单周期处理器
17
TP311(计算技术、计算机技术)
同济大学实验教学改革建设基金项目2100104087
2021-08-18(万方平台首次上网日期,不代表论文的发表时间)
共5页
5-8,13