AES加密算法的FPGA优化实现
详细阐述了AES算法的硬件语言实现过程,并提出了一种优化方法,在对AES算法优化的实现过程中,将密钥扩展模块与轮加模块合并实现,并结合SDK平台的控制来完成加密算法,最后,进行了FPGA硬件实现与资源利用对比实验,验证了算法的正确性和优越性。
AES算法、FPGA实现、SDK
TP309.7(计算技术、计算机技术)
2015-01-09(万方平台首次上网日期,不代表论文的发表时间)
共3页
8434-8436
点击收藏,不怕下次找不到~
AES算法、FPGA实现、SDK
TP309.7(计算技术、计算机技术)
2015-01-09(万方平台首次上网日期,不代表论文的发表时间)
共3页
8434-8436
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn