基于可编程逻辑器件的高速SDRAM控制器的实现
该文在对SDRAM的结构、接口和时序进行了深入的研究和分析的基础上研究了一种在图像处理中实际应用的基于FPGA的SDRAM控制器的设计方法.使用多个小的状态机来实现SDRAM控制器内部状态的转换.经过FPGA硬件验证,功能时序满足要求且能缩短数据读写的时间.
SDRAM、控制器、verilog、FPGA
TP319(计算技术、计算机技术)
2012-12-25(万方平台首次上网日期,不代表论文的发表时间)
共3页
7816-7818
点击收藏,不怕下次找不到~
SDRAM、控制器、verilog、FPGA
TP319(计算技术、计算机技术)
2012-12-25(万方平台首次上网日期,不代表论文的发表时间)
共3页
7816-7818
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn