10.3969/j.issn.1009-3044.2008.31.084
基于VHDL实现8086 IP核的设计
本文介绍了8086的内部结构和工作原理,其中包括执行单元、总线接口单元、算术逻辑单元、寄存器组和地址加法器.使用VHDL实现了IP核的设计,并使用Modekina进行了仿真,仿真结果表明IP核可以正常工作.
中央处理器、算数逻辑单元、VHDL
4
TP393(计算技术、计算机技术)
2009-01-14(万方平台首次上网日期,不代表论文的发表时间)
共3页
969-970,1015
点击收藏,不怕下次找不到~
10.3969/j.issn.1009-3044.2008.31.084
中央处理器、算数逻辑单元、VHDL
4
TP393(计算技术、计算机技术)
2009-01-14(万方平台首次上网日期,不代表论文的发表时间)
共3页
969-970,1015
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn