10.3969/j.issn.2095-2163.2021.10.029
兼容bfloat16的高速浮点加法器设计
为了提高人工智能、深度学习等领域对于浮点数计算的速度,介绍了一种兼容bfloat16格式的高速浮点加法器,在可以完成正常格式的16、32、64位浮点数计算,同时兼容bfloat16格式浮点数进行计算,利用对应的浮点加法指令编写定向测试激励进行功能验证,对设计结果利用软件综合验证.设计使用主流的双通路TWO-PATH算法,即根据阶码差值大小将计算转化为不同路径计算,首先为减少计算绝对延时,调整计算步骤缩减流水线拍数;然后在半精度加法中实现兼容bfloat16格式.相比于初始设计频率下降1.36%,为2.16 GHz,面积增加14.01%,功率增加53.31%.
浮点加法、双通路、bfloat16、定向测试、软件综合
11
TP332.2+1(计算技术、计算机技术)
贵州省优秀青年科技人才项目;贵州省科技人才;人才团队项目
2022-04-07(万方平台首次上网日期,不代表论文的发表时间)
共5页
151-154,封3