10.3969/j.issn.1001-0505.2013.02.004
基于一维PCA-EIR技术的二维SVD-FIR滤波器设计
为了减少2D有限冲击响应(FIR)滤波器的硬件执行复杂度,采用基于主成分分析(PCA)的1D外插脉冲响应(PCA-EIR)滤波器设计技术,合成了基于奇异值分解(SVD)的2D FIR(2DSVD-FIR)滤波器系统中的所有1DFIR子滤波器.在不影响2D FIR滤波器频率响应指标的前提下,如果1D EIR技术所合成的1D FIR子滤波器的硬件执行复杂度低于原型1DFIR子滤波器的硬件执行复杂度,则前者可替代后者;反之,原型1DFIR子滤波器保持不变.仿真结果表明,在不影响2D FIR滤波器频率响应性能的前提下,与传统的2D SVD-FIR滤波器设计相比,采用1DPCA-EIR技术设计2D冲击响应矩阵SVD-FIR滤波器和2D频率响应矩阵SVD-FIR滤波器,可使其硬件执行分别减少8.85%和7.37%的乘法器,而加法器则分别减少13.15%和13.19%.由此可知,1D PCA-EIR技术可用于合成任意ID FIR滤波器.
外插脉冲响应滤波器、有限冲击响应滤波器、奇异值分解、低复杂度滤波器
43
TN713(基本电子电路)
国家自然科学基金资助项目51075068,60872073,60975017;教育部博士点基金资助项目20110092130004;江苏省高校自然科学基金资助项目10KJB510005
2013-05-14(万方平台首次上网日期,不代表论文的发表时间)
共5页
247-251