10.3321/j.issn:1001-0505.2004.03.001
24 Gbit/s 0.2μm PHEMT复接器
本文利用Philips公司OMMIC 0.2μm GaAs PHEMT工艺,设计出24 Gbit/s的复接器.应用源极耦合FET逻辑(SCFL),使逻辑电路能够在24 Gbit/s速率上正常工作.时钟采用二倍频方案,解决了多级复接中的高速时钟问题.改进异或门拓扑结构实现的二倍频器,结构简单、实用,降低了电路复杂度.利用源极耦合电容的微分作用,加速晶体管开、关转换,提高了选择器工作速度.芯片通过功能测试验证,数据速率可达到24Gbit/s.
光通信、复接器、SCFL、倍频器
34
TN492(微电子学、集成电路(IC))
国家高技术研究发展计划863计划2001AA312060
2004-07-16(万方平台首次上网日期,不代表论文的发表时间)
共4页
289-292