10.3321/j.issn:1001-0505.2003.06.006
多光口SDH网元中DCC通道速率适配电路的设计与实现
采用现场可编程门阵列(FPGA),设计了一种用于SDH传输系统中数据通信通道(DCC)数据帧汇聚与速率适配的电路.可以将具有不同时钟的12个独立DCC通道中的HDLC数据帧进行提取、缓存并复接成一个时分复用的高速数据链路,交给Motorola MPC860中的多通道通信控制器进行处理.整个设计采用一片XILINX 的xc2s200pq208完成,使用约17万等效门,在HDLC最大帧长为1kB的情况下,允许的多通道通信控制器与DCC 通道时钟之间的时钟偏差大于1.4%,并给出了测试波形.
现场可编程门阵列、同步数字序列、高级数据链路控制、数据通信通道、网络管理
33
TN722(基本电子电路)
2004-01-09(万方平台首次上网日期,不代表论文的发表时间)
共4页
703-706