10.3969/j.issn.1006-6047.2005.11.018
基于DSP+CPLD的断路器智能控制单元设计
介绍了基于新型高性能数字信号处理器(DSP)芯片TMS 320F 2812和复杂可编程逻辑器件(CPLD)MAX 7128实现的断路器智能控制单元设计.重点叙述了调理电路、F 2812通信模块、CPLD模块的设计.采用嵌入式实时多任务操作系统μC/OS-Ⅱ作为系统软件平台,论述了系统软件和应用软件(任务的优先级、流程、通信与同步、通信协议等)的设计,并用VHDL语言实现执行电路的程序设计.该设计方案可提高断路器智能控制单元的可靠性,便于性能扩展.
数字信号处理器、复杂可编程逻辑控制器、断路器、智能控制
25
TM56;TN492(电器)
2005-11-24(万方平台首次上网日期,不代表论文的发表时间)
共4页
65-68