用CPLD实现脉冲干扰抑制电路
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1006-6047.2004.03.021

用CPLD实现脉冲干扰抑制电路

引用
提出一种用复杂可编程逻辑器件CPLD(Complex Programmable Logic Device)实现的新型高精度脉冲干扰抑制电路,并应用到具体的工程实践中.在MAX+PLUSⅡ软件平台上设计,由2片DQ触发器和2片自定义计数器实现,自定义模块逻辑功能采用硬件描述语言AHDL(Altera Hardware Description Language)语言编写.仿真分析和应用结果表明该电路能有效地抑制数字信号中的脉冲干扰,明显提高电路的抗干扰能力,保证数据传输的可靠性.

脉冲干扰、CPLD、电力载波通信

24

TN702;TN973.3(基本电子电路)

2004-08-26(万方平台首次上网日期,不代表论文的发表时间)

共3页

79-81

相关文献
评论
暂无封面信息
查看本期封面目录

电力自动化设备

1006-6047

32-1318/TM

24

2004,24(3)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn