10.3321/j.issn:1000-1026.2004.10.015
±50 Mvar链式STATCOM脉冲发生器设计
介绍了用于±50 Mvar链式静止无功发生器(STATCOM)的基频优化脉宽调制(PWM)的脉冲发生器.根据链式逆变器电路结构的特点制定了基频优化PWM方案.脉冲发生器采用数字信号处理器(DSP)加现场可编程逻辑门阵列(FPGA)作为主要的处理器,根据两者各自的特点分配功能,提高了脉冲发生器的总体性能.该脉冲发生器在20 kVA链式STATCOM原理样机中可靠运行,实验结果证明了设计的正确性.
链式静止无功发生器、脉冲发生器、基频优化脉宽调制、数字信号处理器、现场可编程逻辑门阵列
28
TM761.1;TN78(输配电工程、电力网及电力系统)
2004-06-25(万方平台首次上网日期,不代表论文的发表时间)
共4页
76-79