全数字硬件化对磁编码器角度解算的影响机理
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1007-449X.2013.12.006

全数字硬件化对磁编码器角度解算的影响机理

引用
针对基于FPGA/ASIC的全数字硬件化实现时存在内部参数界确定以及字长选取等问题,通过分析离散周期对全数字硬件化实现的影响机理,得到离散周期对全数字硬件化系统的稳定性以及动态性能指标的影响规律.建立角度解算单元的连续域模型,并对稳定性进行分析;利用del-ta算子进行离散化,对比分析了有无反馈滞后一拍的离散角度解算单元的稳定性,得到包含离散周期信息的系数取值范围;以衰减度为满意控制指标,求得了满足性能指标的最大离散周期.分析结果表明,全数字硬件化实现全闭环数字算法时所存在的反馈滞后一拍会使KpT <2,从而使实际系统的稳定性降低.通过求取最大离散周期,能够平衡系统性能与数字实现代价之间的矛盾关系,为控制器参数设计提供理论依据.实验结果验证了理论分析的正确性.

全数字化、硬件化、离散周期、现场可编程逻辑阵列、磁编码器

17

TM921

国家自然科学基金51077003;中央高校基本科研业务费专项资金2013JBM084

2014-04-03(万方平台首次上网日期,不代表论文的发表时间)

共6页

33-38

相关文献
评论
暂无封面信息
查看本期封面目录

电机与控制学报

1007-449X

23-1408/TM

17

2013,17(12)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn