10.3969/j.issn.1002-8684.2012.10.007
一种基于FPGA的分布式FIR数字滤波器设计
在宽带中频软件无线电台收发系统中,由于FIR滤波器具有良好的线性相位特性及实现的灵活性,通常将它作为数字上下变频中的整形低通滤波器.本设计采用altera公司的CycloneⅡ系列中的EP2C20Q240C8芯片,以一个8阶分布式算法的FIR低通数字滤波器电路为例,其主要通过LUT、加法器和移位寄存器实现.最后对该分布式算法进行了仿真验证.结果表明,该优化结构高效合理地利用FPGA硬件资源,可有效应用于高性能中频数字电台的信号处理模块.
软件无线电、FIR滤波器、分布式算法、FPGA
36
TN912
2012-12-24(万方平台首次上网日期,不代表论文的发表时间)
共5页
28-32