10.3969/j.issn.1002-8684.2008.05.005
基于 FPGA 的数字滤波器的设计与实现
提出了一种基于FPGA的FIR线性相位滤波器设计方案,充分利用FPGA四输入查找表LUT结构构成向量乘法器.给出了对应的VHDL源程序及仿真结果,并讨论了设计误差原因及改进措施.与普通滤波器相比,基于查找表的FIR滤波器具有速度快、占用资源少的特点.采用流水线技术对加法运算进行处理,速度进一步提高.
FPGA、FIR 滤波器、VHDL、四输入查找表
32
TN713(基本电子电路)
2008-07-10(万方平台首次上网日期,不代表论文的发表时间)
共4页
23-25,28