合理运用SI技术快速收敛高速数字电路设计
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.19306/j.cnki.2095-8110.2019.02.012

合理运用SI技术快速收敛高速数字电路设计

引用
随着数字电路集成度和工作频率的不断提高,信号完整性(Signal Integrity,SI)问题在产品研制过程中越来越突出.以惯导系统中的某导航计算机为例,针对故障信号回路,使用仿真软件对其SDRAM时钟信号进行信号完整性仿真,并进行优化设计.通过对比优化前和优化后的仿真与测量结果,验证了由于端接参数不匹配造成SDRAM时钟信号的非单调性畸变问题.仿真与测量结果表明,在产品研制流程中加入信号完整性仿真环节有利于设计快速收敛,提前规避风险,缩短研发周期,降低设计成本,提高电路产品的可靠性和电磁兼容性.

数字电路、导航计算机、信号完整性、SDRAM、仿真

6

U666.1(船舶工程)

2019-05-09(万方平台首次上网日期,不代表论文的发表时间)

共6页

81-86

相关文献
评论
暂无封面信息
查看本期封面目录

导航定位与授时

2095-8110

10-1226/V

6

2019,6(2)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn