10.19306/j.cnki.2095-8110.2019.02.012
合理运用SI技术快速收敛高速数字电路设计
随着数字电路集成度和工作频率的不断提高,信号完整性(Signal Integrity,SI)问题在产品研制过程中越来越突出.以惯导系统中的某导航计算机为例,针对故障信号回路,使用仿真软件对其SDRAM时钟信号进行信号完整性仿真,并进行优化设计.通过对比优化前和优化后的仿真与测量结果,验证了由于端接参数不匹配造成SDRAM时钟信号的非单调性畸变问题.仿真与测量结果表明,在产品研制流程中加入信号完整性仿真环节有利于设计快速收敛,提前规避风险,缩短研发周期,降低设计成本,提高电路产品的可靠性和电磁兼容性.
数字电路、导航计算机、信号完整性、SDRAM、仿真
6
U666.1(船舶工程)
2019-05-09(万方平台首次上网日期,不代表论文的发表时间)
共6页
81-86