10.3969/j.issn.1008-1151.2014.08.004
一种高速多通道UART芯片设计
文章介绍了一种高速多通道通用异步接收器∕发送器(UART)的设计。在异步通信原理的基础上,设计是模块化的,且具备兼容性和灵活可配置等优点。针对CPU与UART 接口时钟频率不一致,加入了异步FIFO设计,同时引入中断机制及DMA操作模式,提高了处理器和UART 接口的效率;并且采用有理数分频器设计,扩宽了波特率的范围。在Synopsys公司系列EDA平台下通过软件仿真和FPGA验证了设计的正确性和可行性。
有理数分频、串行通信、FIFO、DMA、低功耗
TN432(微电子学、集成电路(IC))
2014-10-27(万方平台首次上网日期,不代表论文的发表时间)
共3页
8-10