10.3969/j.issn.1008-1151.2010.03.018
基于FPGA的新型高阶FIR滤波器设计
从FIR(有限冲击响应)滤波器的公式以及最基本的直接型结构出发,系统的分析了高阶FIR数字滤波器在FPGA(现场可编程门阵列)中的两种实现方法(1.用硬件描述语言(HDL)编程2.调用XILINX公司的IP核),并提出一种针对高阶FIR数字滤波器的优化算法,最后通过设计一个630阶的带通滤波器,将硬件仿真计算结果与输入的原始信号做对比,验证了这两种方法的可行性与正确性.
高阶FIR数字滤波器、直接型、IP核、FPGA
TN713(基本电子电路)
2010-05-19(万方平台首次上网日期,不代表论文的发表时间)
共2页
46-47