基于FPGA的RISC CPU设计
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1008-1151.2010.01.011

基于FPGA的RISC CPU设计

引用
文章介绍了一个16住RISC CPU核的结构、指令集和工作原理.该RISC CPU采用哈佛结构,使用FPGA片内ROM和RAM分别作为CPU的程序和数据存储器.CPU共有16条指令,寻址空间位为4K,可以执行算术、逻辑运算,读写存储器、I/O口操作,并具有中断处理功能.该CPU系统使用仿真工具ModelSim进行前、后仿真,QuartusⅡ软件综合、布局布线,并在Altera CycloneⅡ和StratixⅡ FPGA上经过验证.

RISC CPU、FPGA、指令集、前仿真、后仿真

TP302(计算技术、计算机技术)

2010-04-13(万方平台首次上网日期,不代表论文的发表时间)

共2页

33-34

相关文献
评论
暂无封面信息
查看本期封面目录

大众科技

1008-1151

45-1235/N

2010,(1)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn