10.3969/j.issn.1008-1151.2010.01.011
基于FPGA的RISC CPU设计
文章介绍了一个16住RISC CPU核的结构、指令集和工作原理.该RISC CPU采用哈佛结构,使用FPGA片内ROM和RAM分别作为CPU的程序和数据存储器.CPU共有16条指令,寻址空间位为4K,可以执行算术、逻辑运算,读写存储器、I/O口操作,并具有中断处理功能.该CPU系统使用仿真工具ModelSim进行前、后仿真,QuartusⅡ软件综合、布局布线,并在Altera CycloneⅡ和StratixⅡ FPGA上经过验证.
RISC CPU、FPGA、指令集、前仿真、后仿真
TP302(计算技术、计算机技术)
2010-04-13(万方平台首次上网日期,不代表论文的发表时间)
共2页
33-34