10.3969/j.issn.1008-1151.2009.10.005
基于FPGA的浮点运算单元的设计方法
在分析浮点加/减法和乘、除法运算原理和过程的基础上,研究了浮点运算单元的系统结构和数字电路设计的整个过程.针对以前浮点运算依靠软件实现的弊端,提出了基于FPGA的浮点运算单元设计的新方法,并阐述了整个FPU系统的设计思路和整个设计过程.这种方法增强了系统的可移植性及可改进性,对以后运算单元各个模块的修改、增减非常方便.仿真结果表明,该设计方法切实有效可行.
FPGA、IEEE754、浮点运算单元
TP332(计算技术、计算机技术)
2009-12-04(万方平台首次上网日期,不代表论文的发表时间)
共3页
17-19