10.3969/j.issn.1008-1151.2007.07.028
基于CPLD的简易数字频率计的设计
详述了以复杂可编程逻辑器件EPM7128实现4位简易数字频率计的方法,并给出了基于MAX+PLUSII开发软件,利用原理图输入方式实现电路的具体过程.
CPLD、MAX+PLUSII、数字频率计、原理图、输入方式
TN(无线电电子学、电信技术)
2008-01-14(万方平台首次上网日期,不代表论文的发表时间)
共3页
65-66,43
点击收藏,不怕下次找不到~
10.3969/j.issn.1008-1151.2007.07.028
CPLD、MAX+PLUSII、数字频率计、原理图、输入方式
TN(无线电电子学、电信技术)
2008-01-14(万方平台首次上网日期,不代表论文的发表时间)
共3页
65-66,43
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn