三相同步锁相环(SRF-PLL)的参数优化及其工程应用设计
锁相环(Phase-Locked Loop,PLL)的概念早在1923年就由Appleton 提出,最初应用在通信领域[1].针对当时电力电子中广为应用的过零锁相无法跟踪两零点间相位、抗干扰能力差等缺点,V.Kaura和V.Blasko在1997年首次提出了基于dq同步坐标变换的三相同步锁相环(SRF-PLL)[2].该锁相环无须额外硬件,完全由软件算法实现.在现代电力系统和电力电子领域,如静止无功补偿(SVG)、动态电压调节(DVR)、有源滤波器(APF)、不间断电源(UPS)、统一潮流控制(UPFC)和分布式电源接入(DG)等[3-8]工程项目中,都得到了广泛应用.
三相同步锁相环、参数优化、模块化设计、工程应用
33
国家科技重大专项课题《国产IG-BT芯片在电力系统中的应用研究》2011ZX02503-006
2014-03-20(万方平台首次上网日期,不代表论文的发表时间)
共7页
56-62