一种基于FPGA&DSP合并单元的实现方案
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1672-9560.2007.06.012

一种基于FPGA&DSP合并单元的实现方案

引用
合并单元是数字输出式电子式电流、电压互感器与二次保护、控制设备接口的必要环节.本文简要介绍了合并单元的基本功能,并给出了一种基于现场可编程门阵列(FPGA)和数字信号处理(DSP)技术的合并单元实现方案.该方案将合并单元分成4个功能模块,对每个模块功能及实现方法进行了详细阐述和具体分析.试验结果表明合并单元工作良好,该方案有较高的可靠性和较强的实用性.

合并单元、现场可编程门阵列、数字信号处理、网络模块

26

TM4(变压器、变流器及电抗器)

2007-07-23(万方平台首次上网日期,不代表论文的发表时间)

共4页

43-46

相关文献
评论
暂无封面信息
查看本期封面目录

电气应用

1672-9560

11-5249/TM

26

2007,26(6)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn