基于FPGA的合并单元数据接收及处理模块的实现
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1007-3175.2009.07.005

基于FPGA的合并单元数据接收及处理模块的实现

引用
合并单元作为电子式互感器与变电站间隔层设备接口的重要组成部分,主要用于同步接收多路电子式互感器输出的数字信号以及将处理后的数据按标准规定的格式发送给间隔层设备.提出了一种基于FPGA(现场可编程逻辑门阵列)构架的合并单元数据接收及处理模块的实现方案.以FPGA为处理器,能可靠地实现对多路电子式互感器输出信号的同步接收、循环冗余校验(CRC)、排序、滤波、数字积分等功能.

电子式互感器、合并单元、现场可编程逻辑门阵列、数据处理

TM73;TP391(输配电工程、电力网及电力系统)

2009-08-14(万方平台首次上网日期,不代表论文的发表时间)

共5页

14-18

相关文献
评论
暂无封面信息
查看本期封面目录

电工电气

1007-3175

32-1800/TM

2009,(7)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn