10.3969/j.issn.1007-3175.2009.07.005
基于FPGA的合并单元数据接收及处理模块的实现
合并单元作为电子式互感器与变电站间隔层设备接口的重要组成部分,主要用于同步接收多路电子式互感器输出的数字信号以及将处理后的数据按标准规定的格式发送给间隔层设备.提出了一种基于FPGA(现场可编程逻辑门阵列)构架的合并单元数据接收及处理模块的实现方案.以FPGA为处理器,能可靠地实现对多路电子式互感器输出信号的同步接收、循环冗余校验(CRC)、排序、滤波、数字积分等功能.
电子式互感器、合并单元、现场可编程逻辑门阵列、数据处理
TM73;TP391(输配电工程、电力网及电力系统)
2009-08-14(万方平台首次上网日期,不代表论文的发表时间)
共5页
14-18