10.3969/j.issn.1001-1390.2015.03.021
基于FPGA的数字磁通计设计
介绍一种基于FPGA的数字磁通计的设计,利用FPGA控制同步采样ADC以固定频率进行采样,在FPGA内部实现了数字滤波、自动校准、自动量程选择、数字积分等功能.相比于模拟磁通计,简化了仪器的操作难度,提高了系统的稳定性.实验表明,其测量值无漂移,测量精度高于0.5%.
FPGA、数字磁通计、数字积分算法、NIOS-Ⅱ
52
TM933
四川省产业研究与开发基金2013159
2015-04-28(万方平台首次上网日期,不代表论文的发表时间)
共5页
107-111