10.3979/j.issn.1673-825X.2019.06.008
基于FPGA的BAN认证算法硬件实现
针对智能传感节点采集的隐私生理信息在人体局域网(body area network,BAN)通信过程中存在的安全隐患问题,结合BAN的IEEE 802.15.6标准,提出一种将挑战/应答(challenge/response)的身份认证机制应用到BAN的认证中的设计方案,该方案使用HMAC-SHA256算法.采用硬件描述语言Verilog和流水线(pipeline)设计思想对该算法进行硬件实现.在Quartus II集成开发环境下,以Altera公司的Cyclone IV系列ED2-115开发板作为硬件平台完成了设计综合,并使用Modelsim软件进行功能仿真,验证了算法的正确性.实测结果显示,该方案满足BAN系统功耗和资源消耗的设计要求,可应用于BAN的身份认证设计.
人体局域网、身份认证、HMAC-SHA256
31
TN91
国家自然科学基金61471075,61671091
2020-01-11(万方平台首次上网日期,不代表论文的发表时间)
共6页
799-804