消除CPLD/FPGA器件设计中的毛刺
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1000-582X.2002.12.020

消除CPLD/FPGA器件设计中的毛刺

引用
复杂可编程逻辑器件CPLD和现场可编程门列阵FPGA在现代数字系统设计中起着越来越重要的作用,但系统设计中出现的毛刺往往成为系统设计成功与否的障碍.本文介绍了CPLD/FPGA设计中毛刺产生的原因,详细分析了在EDA环境下对毛刺进行判断与定位的原理,论述了利用EDA工具消除毛刺的3种方法与具体实现.通过实例分析表明,借助于功能强大的EDA工具,不仅可以在设计中十分方便地发现毛刺,而且可以精确定位,进而寻找消除毛刺的最佳方法和进行结果的验证.

毛刺、竞争与冒险、复杂可编程逻辑器件、现场可编程门列阵、电子设计自动化

25

TN47;TN79(微电子学、集成电路(IC))

2004-01-08(万方平台首次上网日期,不代表论文的发表时间)

共5页

69-73

相关文献
评论
暂无封面信息
查看本期封面目录

重庆大学学报(自然科学版)

1000-582X

50-1044/N

25

2002,25(12)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn