10.3969/j.issn.1673-1409-C.2006.04.033
基于FPGA的测井深度系统设计
针对单片机处理深度信号存在速度慢、外围电路复杂等问题,提出了用现场可编程门阵列实现深度系统设计的方法,给出了设计的整体硬件框图和FPGA设计的顶层图,并对设计进行了仿真.试验结果表明,使用该方法设计的深度处理系统结构简单,速度快,可靠性高.
FPGA、测井深度、设计
3
P631.88
2007-01-25(万方平台首次上网日期,不代表论文的发表时间)
共3页
102-104
点击收藏,不怕下次找不到~
10.3969/j.issn.1673-1409-C.2006.04.033
FPGA、测井深度、设计
3
P631.88
2007-01-25(万方平台首次上网日期,不代表论文的发表时间)
共3页
102-104
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn