10.3969/j.issn.1000-9787.2002.10.005
采用FPGA的高速CCD相机的时钟发生器
采用IL-E2 TDI CCD做为传感器,与计算机构成了成像系统,并在计算机CRT上显示出图像.主要介绍高速CCD相机的工作时钟产生电路的设计,采用大规模集成电路FPGA实现了该工作时钟驱动电路,采用AHDL语言对工作时钟驱动电路进行了硬件描述,并利用Max Plus2软件对所设计的工作时钟驱动电路进行了仿真,最后对FPGA器件进行了编程和硬件电路调试,进而实现了整个CCD相机的控制.
电荷耦合器件、时间延迟积分、现场可编程逻辑阵列
21
TP212(自动化技术及设备)
哈尔滨工业大学校科研和教改项目HITMD2002.18
2004-01-08(万方平台首次上网日期,不代表论文的发表时间)
共4页
13-15,18