10.3969/j.issn.1672-9870.2014.02.031
基于FPGA的UDP/IP协议栈的研究与实现
针对视频、音频数据流的数据量大、速率高、实时性强等特点,通过深入研究UDP传输协议特点以及UDP/IP协议栈体系结构,提出采用现场可编程门阵列(FPGA)和物理PHY芯片Marvell 88E1111作为系统平台的设计方案。采用自顶向下的设计方法,完成对各个模块的整合,通过功能仿真验证系统功能,并给出UDP/IP协议栈通信仿真结果,结果表明协议栈能够按照标准UDP/IP协议对数据进行封包和解包;在XILINX公司开发的ML605硬件开发平台上测试了UDP/IP协议栈系统的通信性能,通信效率测试结果表明,实际通信效率明显优于其它实现方案。通过在FPGA内实现UDP/IP协议栈,便于系统集成且具有移植性高的特点,系统充分利用了千兆以太网更高传输带宽的优点,特别适用于大数据量的传输环境。
UDP/IP、协议栈、现场可编程门阵列、千兆以太网
TN913.24
2014-05-26(万方平台首次上网日期,不代表论文的发表时间)
共5页
133-137