面向阵列处理器的分布式共享存储结构设计
为了缓解随处理器核数增多而被激化的“存储墙”问题,提出了局部高速交叉互连、全局片上网络互连的两级混合互连网络结构,设计了支持统一编址方式的数据传送机制.在现场可编程门阵列上实现了2种规模的存储结构,对面积、时序和功耗进行统计.基于SystemC开发了混合仿真平台,仿真结果表明,所提结构具有较高的存储访问带宽和较低的局部数据访问延迟.
阵列处理器、存储结构、片上网络、分布式存储、统一编址
40
TN492(微电子学、集成电路(IC))
国家自然科学基金项目61272120,61634004,61602377;陕西省科技统筹计划项目2016KTZDGY02-04-02;陕西省教育厅专项科研计划项目17JK0689
2018-03-12(万方平台首次上网日期,不代表论文的发表时间)
共7页
9-15