10.3969/j.issn.1007-5321.2009.03.021
时频二维搜索捕获算法及其FPGA实现
为提高捕获速度且减小资源消耗,以"多段匹配滤波器+快速傅里叶变换(FFT)"架构为基础,提出并实现了一种新的适用于高动态下全球定位系统(GPS)P码直捕的时频二维并行搜索算法,其新颖性在于采用"折叠滤波器+重排序随机存取存储器(RAM)"结构实现了多段匹配滤波器,并在现场可编程门阵列(FPGA)中全并行地实现了捕获算法. 采用流水线结构的硬件实现表明,新算法占用的资源约为原来的1/16. 仿真结果和实际测试都表明,该算法在GPS高动态下能更快完成P码直捕.
捕获、匹配滤波器、折叠滤波器、现场可编程门阵列
32
TN911.72
国家科技支撑计划项目2007BAH05B02-04
2009-07-22(万方平台首次上网日期,不代表论文的发表时间)
共5页
91-95