10.15918/j.tbit 1001-0645.2018.07.012
基于CCSDS标准的串行级联卷积码高速并行译码方法
针对CCSDS标准中串行级联卷积码(SCCC)的自适应编码调制方式的定义,分析比较了Log-MAP算法和基于乘性修正的Max-Log-MAP算法的译码性能和实现复杂度;提出了一种可支持多种编码方式的通用、低复杂度、高编码增益的并行译码方法.基于FPGA硬件平台进行原理验证,实现了一个可同时支持8种编码方式的高速并行、高吞吐量、低时延的SCCC译码器,译码器最高吞吐量可达300 Mbit/s.
串行级联卷积码(SCCC)、Log-MAP、并行译码
38
TN911.2
国家自然科学基金资助项目61327806,61501028
2018-08-29(万方平台首次上网日期,不代表论文的发表时间)
共6页
733-738