10.3969/j.issn.1001-0645.2013.10.016
一种改进的Turbo码译码算法及其FPGA实现
为有效降低Turbo码在硬件实现时的译码复杂度并减少其存储资源消耗,将现有Turbo码译码算法中Log-MAP算法和Max-Log-MAP算法进行融合改进,提出一种适于并行计算的改进Max-Log-MAP算法,即在译码计算中间参数的过程中,只将具有多个输入变量的max*(·)运算简化为取最大值的max运算,而对具有2个输入变量的max*(·)运算进行精确计算.仿真结果表明,改进Max-Log-MAP算法的复杂度可以接近Max-Log-MAP算法,而性能接近Log-MAP算法.将采用新算法的Turbo码编译码器在现场可编程门阵列(FPGA)上实现,并应用于低轨卫星通信系统(LED)中的,能在保证Turbo编译码优异性能的同时,获得较低复杂度和较低资源消耗,有利于减小卫星手持通信终端的体积,降低功耗.
低轨卫星通信系统、Turbo码、并行译码、Max-Log-MAP、现场可编程门阵列(FPGA)
33
TN911.22
国家自然科学基金资助项目61072048,61002014
2013-12-24(万方平台首次上网日期,不代表论文的发表时间)
共6页
1077-1082