10.3969/j.issn.1001-0645.2012.12.010
基于FPGA的MD5高速处理模型设计
为提高MD5的处理速度,提出了基于数据流的设计思想.该思想在设计阶段可以对特定的FPGA、预期的系统性能、复杂的专用算法等进行有效评估.基于该思想,提出了3种不同的MD5节点模型.通过分析,对其中1种模型进行实验,实验验证了基于数据流的设计思想能有效提高MD5的吞吐量,达到66.56 Gbit/s.
MD5、流水线、高速引擎、数据流、并行处理
32
TN791(基本电子电路)
国家"八六三"计划项目2009AA01Z427
2013-03-08(万方平台首次上网日期,不代表论文的发表时间)
共5页
1258-1261,1268