一种X波段宽带快速跳频频率源
针对快速跳频和低杂散的要求,提出一体化频率源设计方法,综合考虑了高速鉴频鉴相、大环路带宽设计和系统级直接数字合成(DDS)频率规划.利用这种设计方法,采用DDS激励快速锁相环(FL-PLL)结构,成功设计并实现了一种宽带快速跳频X波段频率源.实测结果表明,其输出频带为10.5~11.5 GHz;在极端1 GHz频率跳变条件下,正向跳频时间为0.42μs,负向跳频时间为0.30 μs;无失真动态范围为-61.3 dBc;相位噪声为-100 dBc/Hz@1 kHz;最小跳频间隔为12 Hz.
X波段、直接数字合成、频率源、锁相环、宽带
31
TN958.6
国家部委基金
2011-07-22(万方平台首次上网日期,不代表论文的发表时间)
共5页
467-471