一种雷达信号侦察处理器的设计与实现
研究一种基于FFT/IFFT、全FPGA实现、环形结构的电子战数字接收机信号处理器.该处理器由4片FPGA分别实现高速数据传输接口、FFT/IFFT运算及信号的时/频域检测,FPGA以分布式、多总线、并行、流水方式工作.可检测最多4个同时到达的脉冲雷达信号的载波频率及脉冲描述字等参数,当采用256K(1K=1024)点的FFT变换、32K点的IFFT变换时,检测出4个信号的典型用时约20ms.由一块板卡完成了数据的接收、运算和时频域信号检测等工作.
数字接收机、信号处理器、现场可编程门阵列(FPGA)、快速傅里叶变换(FFT)
28
TN911.72
2008-06-23(万方平台首次上网日期,不代表论文的发表时间)
共4页
352-355