10.3969/j.issn.1001-0645.1999.06.020
一种高频时钟源的设计与实现
目的研究一种用于高速数据采集的高频时钟源的设计与实现.方法在其物理实现中采用微带传输线的连接方式及多种抗干扰设计,进行了基于输入/输出缓冲参数特性(IBIS)模型的信号完整性分析及软件仿真.结果给出了示波器实测的高频时钟源输出结果.该时钟源可输出500MHz或外接信号源频率的两路正交差分ECL时钟信号.结论系统工作稳定可靠,能够满足各项性能指标要求.
高频时钟源、微带线、输入/输出缓冲参数特性(IBIS)模型、信号完整性分析
19
TN789.1(基本电子电路)
国家部委预研项目
2004-01-08(万方平台首次上网日期,不代表论文的发表时间)
747-749