10.3969/j.issn.1001-5965.2000.04.002
基于FPGA的移动通信衰落信道的建模与实现
介绍了一种基于现场可编程逻辑阵列器件(FPGA)的中频移动通信衰落信道模拟系统设计方案,它可以模拟在地面环境下的移动通信传播特性.该系统可以在实验室条件下评估移动通信终端的性能.利用FPGA作为数字信号处理平台来实现可调的衰落带宽以及多径延时.介绍了一个模拟最多三个不同传播路径的典型多径效应模型,通过增加相同的单元数目可以实现更多路径的模拟.该通道衰落模拟系统专为速度达到120km/h以及多径时延达到9μs的移动单元设计.
衰落信道、瑞利信道、移动通信、可编程逻辑阵列(FPGA)
26
TN911.72
国家高技术研究发展计划(863计划)863-317-03-01-15-99
2004-01-08(万方平台首次上网日期,不代表论文的发表时间)
共4页
377-380