用于无线传感网的低功耗集成电路技术
在传统集成电路(IC)的低功耗设计方法基础上,提出3种低功耗技术,并实现无线传感网传感器节点,作为实例验证.在系统级,提出联合编译技术的优化策略以及为无线传感网提供特殊低功耗模式的硬件架构.在电路级,基于集成电路算子设计方法学,考虑到在算法映射阶段时钟布局,提出时钟算子.以上技术均通过一个无线传感网传感器节点的低功耗设计实例来验证.测试结果显示,使用新提出的3种方法,在深度睡眠模式下,传感器节点芯片功耗为167 μW,板级功耗可以达到1.035 mW.
无线传感网、低功耗设计、集成电路
50
TN47(微电子学、集成电路(IC))
2017-01-18(万方平台首次上网日期,不代表论文的发表时间)
共11页
664-674