10.13290/j.cnki.bdtjs.2015.06.004
基于导航系统的低功耗全集成频率综合器设计
针对双模卫星导航接收系统对集成度、功耗和面积的需求,研究了频率综合器的电路结构和频率规划,分析了频率综合器环路的参数设计,实现了片上集成环路滤波器,版图采用MIM和MOS电容堆叠的方式节省了面积,电容电阻采用了加权的方式,使环路带宽可调.采用高速TSPC结构的D触发器构成双模预分频器,降低了整体电路的功耗.利用基于0.18 μmRF CMOS工艺实现了低功耗全集成的频率综合器,芯片面积0.88 mm2,功耗18.5 mW,相位噪声-94 dBc/Hz@100 kHz,杂散-68 dBc.测试结果证明了该电路系统参数设计和结构改进是合理和有效的,各参数性能满足系统要求.
频率综合器、低功耗、全集成、环路滤波器、预分频器
40
TN432(微电子学、集成电路(IC))
2015-07-10(万方平台首次上网日期,不代表论文的发表时间)
421-425