集成电路可测性设计IO复用方法
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1003-353x.2011.09.013

集成电路可测性设计IO复用方法

引用
超大规模集成电路特征尺寸逐步缩小的发展过程中,芯片面积是制约芯片成本的最重要因素之一,也是直接影响半导体产品市场竞争力的最重要因素之一.本文介绍了将所有可测性设计(DFT)的输入输出端口(IO)与各种类型的正常功能工作模式的IO复用的方法,从而达到减少IO并最终减小芯片面积的目的.介绍了输入信号和输出信号分别在单向端口IO和双向端口IO中复用的方法.然后,以一款经过0.18 μm逻辑工艺流片验证的flash存储器控制芯片为例,对比了采用IO复用方法前后芯片的利用率和面积,证明了方案的可行性和有效性.

面积、输入输出端口、复用、可测性设计、测试模式选择

36

TN407(微电子学、集成电路(IC))

北京工业大学博士科研启动基金X0002019201102

2012-01-14(万方平台首次上网日期,不代表论文的发表时间)

共5页

705-709

相关文献
评论
暂无封面信息
查看本期封面目录

半导体技术

1003-353X

13-1109/TN

36

2011,36(9)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn