10.3969/j.issn.1003-353x.2011.06.009
基于电感电容振荡器的电荷泵锁相环的设计
设计并实现了一种采用电感电容振荡器的电荷泵锁相环,分析了锁相环中鉴频/鉴相器(PFD)、电荷泵(CP)、环路滤波器(LP)、电感电容压控振荡器(VCO)的电路结构和设计考虑.锁相环芯片采用0.13 μm MS&RF CMOS工艺制造.测试结果表明,锁相环锁定的频率为5.6~6.9 GHz.在6.25 GHz时,参考杂散为-51.57dBc;1 MHz频偏处相位噪声为-98.35dBc/Hz;10 MHz频偏处相位噪声为-120.3dBc/Hz;在1.2 V/3.3 V电源电压下,锁相环的功耗为51.6 mW.芯片总面积为1.334 mm2.
锁相环、电感电容振荡器、电荷泵、鉴频鉴相器、环路滤波器
36
TN752;TN432(基本电子电路)
国家科技重大专项;国家自然科学基金
2011-09-28(万方平台首次上网日期,不代表论文的发表时间)
共5页
451-454,473