10.3969/j.issn.1003-353X.2003.11.017
用于测试SDRAM控制器的PDMA
设计了一种用于测试SDRAM的可编程直接存储器存取控制模块(PDMA),把设计的PDMA作为IP软核,在基于PCI环境的RTL仿真平台上进行功能仿真、综合并将结果下载到PFGA上,建立基于 FPGA的测试平台进行硬件测试验证.结果表明,板上PDMA工作频率66MHz,达到快速访问的设计要求.PDMA仿真了多个IP与SDRAM的数据交换,并且建立在通用的PCI环境下.因此本设计方法和建立的仿真测试环境可用于不同的IP,是解决不同IP开发中十分重要的仿真测试方案,大大缩短了IP开发的测试和验证的时间,对于发展IP软核有重要意义.
PDMA、RTL仿真、IP、验证、PCI
28
TP332(计算技术、计算机技术)
2003-12-26(万方平台首次上网日期,不代表论文的发表时间)
共4页
49-51,55